找回密码
 立即注册
搜索
热搜: 活动 交友 discuz
查看: 717|回复: 0

[求助] PLL output頻率如何才算settle?

[复制链接]

4

主题

1

回帖

24

积分

实习生

积分
24
发表于 2023-5-22 13:48:11 | 显示全部楼层 |阅读模式
小弟是做PLL的新手, 最近用spectre run simulation時遇到問題
我用的架構是charge pump PLL + 二階filter
當看時間對頻率的圖時, zoom-out看會lock在一直線
但是zoom-in之後, 會看到其實不是一直線, 而是有點像sinwave的ringing
amplitude相對average value很小(大概在ppm級了), 但是相當穩定, 並沒有再繼續變小的趨勢
reference freq. 在1.2MHz, 所以不像是reference spur, 感覺像damping
(dft算的頻率44KHz, 用liner model算出來的natural freq. ~33KHz)
同樣的現象在VCO control 電壓上也看的到
我想問的是, 這樣的現象是正常嗎?
PLL output lock該如何定義呢?
也是像close-loop OP做slewing一樣, settle到final value的幾percent之內就算OK了嗎?
煩請各位高手指點迷津, 感謝!!
EDA1024论坛免责声明
请勿上传侵权资料及软件! 如果发现资料侵权请及时联系,联系邮件: fenxin@fenchip.com QQ: 2322712906. 我们将在最短时间内删除。
您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

QQ|Archiver|手机版|小黑屋|EDA1024技术论坛

GMT+8, 2024-12-19 10:09 , Processed in 0.041924 second(s), 19 queries .

Powered by Discuz! X3.5

© 2001-2024 Discuz! Team.

快速回复 返回顶部 返回列表